📦Darmowa dostawa od 69 zł - do Żabki oraz automatów i punktów DPD! Przy mniejszych zamówieniach zapłacisz jedynie 4,99 zł!🚚
Darmowa dostawa od 69,00 zł
Conception et mise en œuvre de compresseurs 4X2 utilisant de nouveaux modules XNOR - Thottempudi Pardhu

Conception et mise en œuvre de compresseurs 4X2 utilisant de nouveaux modules XNOR - Thottempudi Pardhu

Je présente une nouvelle conception d'un additionneur fUll à 1 bit avec un style de conception hybride-CMOS. Mon approche permet d'obtenir des opérations à faible consommation d'énergie dans une technologie de 90 nm. Le style de conception hybride-CMOS utilise divers circuits CMOS de style logique pour construire de nouveaux additionneurs complets avec les spécifications souhaitées. Le nouveau circuit d'additionneur complet SERF (FA) optimisé pour un fonctionnement à très faible consommation d'énergie est basé sur des portes XOR modifiées avec un gating d'horloge pour minimiser la consommation d'énergie. Il génère également des sorties à oscillation complète simultanément. Le nouveau circuit d'additionneur complet fonctionne avec succès à basse tension avec une excellente intégrité du signal. Le nouvel additionneur affiche de meilleures mesures de puissance et de délai par rapport aux additionneurs standard. Pour évaluer les performances du nouvel additionneur complet dans un circuit réel, nous avons réalisé des compresseurs 4-2,5-2,5-3,7-2,11-2,15-4,31-5 qui sont essentiellement utilisés dans les modules multiplicateurs des filtres DSP. Les résultats de la simulation utilisant la technologie CMOS 90nm standard sont fournis. Les résultats de la simulation montrent une réduction de 5 à 20 % de la puissance et du délai pour une fréquence de 50 MHz et une plage de tensions d'alimentation de 1,1 V.

EAN: 9786208347123
Symbol
678GZF03527KS
Rok wydania
2024
Strony
68
Oprawa
Miekka
Format
15.2x22.9cm
Język
francuski
Więcej szczegółów
Bez ryzyka
14 dni na łatwy zwrot
Szeroki asortyment
ponad milion pozycji
Niskie ceny i rabaty
nawet do 50% każdego dnia
201,43 zł
/ szt.
Najniższa cena z 30 dni przed obniżką: / szt.
Cena regularna: / szt.
Możesz kupić także poprzez:
Do darmowej dostawy brakuje69,00 zł
Najtańsza dostawa 0,00 złWięcej
14 dni na łatwy zwrot
Bezpieczne zakupy
Kup teraz i zapłać za 30 dni jeżeli nie zwrócisz
Kup teraz, zapłać później - 4 kroki
Przy wyborze formy płatności, wybierz PayPo.PayPo - kup teraz, zapłać za 30 dni
PayPo opłaci twój rachunek w sklepie.
Na stronie PayPo sprawdź swoje dane i podaj pesel.
Po otrzymaniu zakupów decydujesz co ci pasuje, a co nie. Możesz zwrócić część albo całość zamówienia - wtedy zmniejszy się też kwota do zapłaty PayPo.
W ciągu 30 dni od zakupu płacisz PayPo za swoje zakupy bez żadnych dodatkowych kosztów. Jeśli chcesz, rozkładasz swoją płatność na raty.
Ten produkt nie jest dostępny w sklepie stacjonarnym
Symbol
678GZF03527KS
Kod producenta
9786208347123
Rok wydania
2024
Strony
68
Oprawa
Miekka
Format
15.2x22.9cm
Język
francuski
Autorzy
Thottempudi Pardhu
Je présente une nouvelle conception d'un additionneur fUll à 1 bit avec un style de conception hybride-CMOS. Mon approche permet d'obtenir des opérations à faible consommation d'énergie dans une technologie de 90 nm. Le style de conception hybride-CMOS utilise divers circuits CMOS de style logique pour construire de nouveaux additionneurs complets avec les spécifications souhaitées. Le nouveau circuit d'additionneur complet SERF (FA) optimisé pour un fonctionnement à très faible consommation d'énergie est basé sur des portes XOR modifiées avec un gating d'horloge pour minimiser la consommation d'énergie. Il génère également des sorties à oscillation complète simultanément. Le nouveau circuit d'additionneur complet fonctionne avec succès à basse tension avec une excellente intégrité du signal. Le nouvel additionneur affiche de meilleures mesures de puissance et de délai par rapport aux additionneurs standard. Pour évaluer les performances du nouvel additionneur complet dans un circuit réel, nous avons réalisé des compresseurs 4-2,5-2,5-3,7-2,11-2,15-4,31-5 qui sont essentiellement utilisés dans les modules multiplicateurs des filtres DSP. Les résultats de la simulation utilisant la technologie CMOS 90nm standard sont fournis. Les résultats de la simulation montrent une réduction de 5 à 20 % de la puissance et du délai pour une fréquence de 50 MHz et une plage de tensions d'alimentation de 1,1 V.

EAN: 9786208347123
Potrzebujesz pomocy? Masz pytania?Zadaj pytanie a my odpowiemy niezwłocznie, najciekawsze pytania i odpowiedzi publikując dla innych.
Zapytaj o produkt
Jeżeli powyższy opis jest dla Ciebie niewystarczający, prześlij nam swoje pytanie odnośnie tego produktu. Postaramy się odpowiedzieć tak szybko jak tylko będzie to możliwe. Dane są przetwarzane zgodnie z polityką prywatności. Przesyłając je, akceptujesz jej postanowienia.
Napisz swoją opinię
Twoja ocena:
5/5
Dodaj własne zdjęcie produktu:
Prawdziwe opinie klientów
4.8 / 5.0 13747 opinii
pixel